## بنام خدا

## امتحان میان ترم درس مدارهای منطقی و سیستم های دیجیتال

نام و نام خانوادگی: گروه (نام استاد): وقت: ۲ ساعت

شماره دانشجویی:

۱- (۲ نمره)

اعداد A=1000000 در مبنای ۲ و B=-64 در مبنای ۱۰ داده شده اند، یکبار A-B و بار دیگر B-A را به صورت ۸ بیتی با فرمت مکمل ۲ بنویسید و در هر مورد صحت نتیجه را بررسی کنید.

٧- (٣ نمره)

 $(X_0 = LSB)$  مینیمم تحقق دهید. NAND-AND 2-level تابع را به صورت مدار  $F(X_3, X_2, X_1, X_0) = \sum m(6, 7, 12, 13, 14, 15) + d(0, 2, 8, 10)$ 

٣- (٣ نمره)

الف – تابع  $f(X_3,X_2,X_1,X_0)=\sum m(4,5,8,9,10)+d(1,2,13)$  را با استفاده از یک مالتی پلکسر ٤ به ۱ و حداقل تعداد گیت تحقق دهید.  $(X_0=LSB)$ 

ب- تابع فوق را با استفاده از مالتی پلکسر های ۲ به ۱ و حداقل تعداد گیت NOT تحقق دهید.

٤- (٥,٦ نمره)

توسط جمع کننده ٤ بیتی کامل (با کری ورودی و کری خروجی) و گیت ها، یک مبدل کد مکمل ۲ به قدر مطلق-علامت ٤ بیتی طرح کنید. در مدار زیر دیاگرام زمانی مربوط به خروجی های  $Q_1$  و  $Q_2$  را رسم کنید. در شروع  $Q_1$  و  $Q_2$  است.



٦- (٢ نمره)

کد وریلاگ یک جمع کننده ٤ بیتی کامل (با کری ورودی و کری خروجی) را بنویسید.

توسط دو عدد مقایسه گر ۸ بیتی 74682 و گیت های NOR دو ورودی، یک مقایسه گر ۱۶ بیتی با خروجی های PeQ ، P>Q طرح کنید (نمره کامل به طرح با حداقل تعداد گیت داده خواهد شد.)



در سیستم نمایش اعداد در مبنای x (ternary) از ارقام x و x استفاده می گردد. در این سیستم جمع کننده half-adder مطابق جدول زیر تعریف می شود که x و x ورودی بوده و x و کروجی هستند. (x کری است). بر اساس جدول مداری طرح کنید که این جمع کننده را با استفاده از سیگنال های کد شده باینری پیاده سازی کند به این صورت که برای هر رقم دو بیت اختصاص داده شود. بطور مثال ورودی ها را میتوان با  $x = x_1 x_0$  و  $x = x_1 x_0$  استفاده کنید. مدار را تا حد امکان ساده کنید.

| Х | Υ | С | S |
|---|---|---|---|
| 0 | 0 | 0 | 0 |
| 0 | 1 | 0 | 1 |
| 0 | 2 | 0 | 2 |
| 1 | 0 | 0 | 1 |
| 1 | 1 | 0 | 2 |
| 1 | 2 | 1 | 0 |
| 2 | 0 | 0 | 2 |
| 2 | 1 | 1 | 0 |
| 2 | 2 | 1 | 1 |